國立中興大學教學大綱
課程名稱 (中) 電腦輔助設計(6657)
(Eng.) Computer Aided Design
開課單位 資工系
課程類別 選修 學分 3 授課教師 王行健
選課單位 資工系 / 碩士班 授課使用語言 中文 英文/EMI N 開課學期 1111
課程簡述 This course intends to cover both the theoretical and practical aspects of the current CAD system. The emphasis will be given to the introduction of techniques used in design tools for VLSI design; however, the use of tools for actual designs will be addressed. The emphasis will be on the fundamental techniques used in various aspects of automating the design process. In addition, future trends in this area will be pointed out.
先修課程名稱
課程含自主學習 N
課程與核心能力關聯配比(%) 課程目標之教學方法與評量方法
課程目標 核心能力 配比(%) 教學方法 評量方法
1. This course intends to cover both the theoretical and practical aspects of the current CAD system.
1.具備資訊科學素養、資訊理論與數學分析之能力
5.具備分析、設計與實作資訊網路與多媒體系統之能力
7.具備資料蒐集、獨立思考、解決問題及研究創新之能力
40
30
30
講授
專題探討/製作
作業
書面報告
測驗
授課內容(單元名稱與內容、習作/每週授課、考試進度-共18週)
週次 授課內容
第1週 Introduction to Hardware Description Language (HDL)
• Verilog
第2週 Introduction to Hardware Description Language (HDL)
• Verilog
第3週 Introduction to Hardware Description Language (HDL)
• Verilog
第4週 Design Synthesis
• Overview
• Background
第5週 Logic Synthesis
• Two-Level Logic Synthesis
第6週 Logic Synthesis
• Two-Level Logic Synthesis
第7週 Logic Synthesis
• Multi-Level Logic Synthesis
第8週 Logic Synthesis
• Multi-Level Logic Synthesis
第9週 Technology Mapping
第10週 1st examination
第11週 Physical Synthesis
• Partitioning
第12週 Physical Synthesis
• Partitioning
第13週 Physical Synthesis
• Floorplanning
第14週 Physical Synthesis
• Placement
第15週 Physical Synthesis
• Placement
第16週 Physical Synthesis
• Routing
第17週 Physical Synthesis
• Routing
第18週 2nd Examination
學習評量方式
Requirements:
• Homework
• Two tests
• Term project: topic by assignment

Grading: The required work will be weighted as follows:
Homework + 2 Tests: 70%
Project: 30%
教科書&參考書目(書名、作者、書局、代理商、說明)
All course materials are put on the Web site.

The following texts are recommended but not required.
1. High-Level Synthesis, D. D. Gajski, N. Dutt, A. Wu, and S. Lin, Kluwer Academic Publisher.
2. Synthesis and Optimization of Digital Circuits, Giovanni De Micheli, McGraw-Hill, 1994.
3. VLSI Physical Design Automation: Theory and Practice, S. M. Sait and H. Youssef, World Scientific Publishing Co., 2004.
4. Electronic Design Automation, L.-T. Wang, Y.-W. Chang, and K.-T. Cheng, Morgan Kaufmann Publishers, 2009.

The following book is for Verilog.
1. Digital Design and Synthesis with Verilog HDL, E. Sternheim, R. Singh, R. Madhavan, and Y. Trivedi. 台北圖書公司
課程教材(教師個人網址請列在本校內之網址)
Available in iLearning system
課程輔導時間
Office Hour: Friday 4:00-5:00 p.m.
聯合國全球永續發展目標
 提供體驗課程:N
請尊重智慧財產權及性別平等意識,不得非法影印他人著作。
更新日期 西元年/月/日:2022/08/27 15:00:16 列印日期 西元年/月/日:2024 / 5 / 02
MyTB教科書訂購平台:http://www.mytb.com.tw/